班級人數--熱線:4008699035 手機:15921673576( 微信同號) |
增加互動環節,
保障培訓效果,堅持小班授課,每個班級的人數限3到5人,超過限定人數,安排到下一期進行學習。 |
授課地點及時間 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【廣州分部】:廣糧大廈 【西安分部】:協同大廈 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈
開班時間(連續班/晚班/周末班):2020年3月16日 |
課時 |
◆資深工程師授課
☆注重質量
☆邊講邊練
☆若學員成績達到合格及以上水平,將獲得免費推薦工作的機會
★查看實驗設備詳情,請點擊此處★ |
質量以及保障 |
☆
1、如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
☆ 2、在課程結束之后,授課老師會留給學員手機和E-mail,免費提供半年的課程技術支持,以便保證培訓后的繼續消化;
☆3、合格的學員可享受免費推薦就業機會。
☆4、合格學員免費頒發相關工程師等資格證書,提升您的職業資質。 |
☆課程大綱☆ |
|
第一階段 FPGA設計初級工程師
模塊一 FPGA設計流程
FPGA設計流程課程主要介紹FPGA工藝結構、特點及FPGA芯片選型策略、原則;
掌握FPGA設計從RTL設計、功能仿真、綜合等,直到在FPGA開發板上進行下載驗證的設計流程;
使學員掌握FPGA設計流程,對FPGA設計有一個宏觀認識。
模塊二 Verilog HDL 基礎知識
Verilog HDL 基礎知識課程主要讓學員掌握Verilog HDL的基本語法,能夠進行較簡單的RTL設計,同時,建立HDL中邏輯運算符及RTL設計與電路實體的對應關系,深刻理解存儲器工作原理及其設計方法,及三態端口控制、雙向控制等,為后面的高級編程打好基礎。
模塊三 FPGA開發環境
FPGA開發環境主要學習FPGA開發工具的使用:Modelsim、Debussy仿真調試工具、Synplify pro綜合工具及FPGA開發系統Quartus的使用方法及技巧,且在Quartus中集成調用Modelsim、Synplify等工具的方法;
完成RTL設計的基礎上,完整進行FPGA設計所有流程,掌握FPGA開發板下載、調試的方法和技巧。
第二階段 FPGA設計高級工程師
模塊一 FPGA設計原則與技巧
FPGA設計原則與技巧課程主要講授FPGA設計的一些原則(面積與速度平衡互換原則、硬件可實現原則及同步設計原則、低功耗設計原則等)及操作技巧(乒乓操作、串并轉換、流水線操作及數據同步等),使學員能夠將這些原則及技巧應用到實際工程開發中;
本章將講述加法器、乘法器、乘累加器、減法器及除法器在工程應用中的設計方法,在此基礎上讓學員完成常系數FIR濾波器設計;還要求學員掌握使用基于IP核的設計方法和流程。
模塊二 Verilog高級編碼
Verilog高級編碼課程主要講授Verilog HDL流水線設計、同步狀態機設計及系統函數、任務調用等高級編碼知識,通過序列檢測器、EEPROM讀寫器,SPI及RISC CPU等由易至難的實驗安排;
強化RTL設計與電路實體的對應關系,及針對FPGA器件的代碼優化,使學員逐步掌握獨立完成復雜邏輯設計的能力。
這部分實驗不僅僅是照抄教材的代碼,而是通過訓練使學生從項目的角度考慮問題,自行設計完成,可大幅提升學員自我思考的能力。
模塊三 系統時序分析及處理系統時序分析及處理
課程旨在讓學員充分理解時序分析理論,能夠解決在項目開發中所遇到的時序問題;且能夠對跨時鐘設計做出合理處理;能夠精通時序分析工具的使用,使其能夠設計出滿足時序要求的邏輯電路。
模塊四 FPGA設計常用IP模塊使用
FPGA設計常用IP模塊使用課程主要內容為FPGA設計中常用IP模塊的使用(單/雙口RAM、DPRAM、FIFO、ROM及串行收發器等)的講授,使學員在充分理解其結構及工作原理、時序的基礎上,能夠在實際工程開發中精通其使用。
模塊五 新型FPGA設計工具使用
新型FPGA設計工具使用課程主要講授FPGA基于MATLAB、Simulink、DSP Builder等新型設計、驗證工具的設計方法及技巧,使學員能夠利用這些新型開發工具更好地完成FPGA設計。
第三階段 FPGA設計系統應用工程師
模塊一 基于FPGA的通信接口設計及外圍接口設計
FPGA設計應用最為廣泛的領域之一為接口互聯,基于FPGA的通信接口設計及外圍接口設計課程主要讓學員掌握外設通信接口的設計方法:在教員演示下完成一種通信接口的設計;
在教員指導下,獨立完成其它通信接口設計,包括協議分析、完成設計文檔、RTL設計、FPGA芯片選型等流程。(USB2.0,PCI,PCI-e,以太網)
模塊二 基于FPGA的圖像視頻處理
FPGA設計應用最為廣泛的領域之一為圖像與視頻處理,基于FPGA的圖像視頻處理內容有:圖像和視頻處理基礎知識,使學員能夠實現色彩空間變換、VGA控制器、JPEG 編碼基礎、2D-DCT變換、視頻處理體系及圖像FIR濾波器設計與實現;視頻降噪算法設計與實現,基于FPGA的常用視頻處理算法體系結構、邊緣檢測算法等。
模塊三 SOPC設計流程
SoPC系統設計與應用課程使學員熟練掌握參數化庫LPM模塊的使用; 精通FPGA中鎖相環模塊及SignalTap的使用;精通SoPCBuilder的使用,能夠用NiosII軟件集成開發環境IDE建立用戶程序; 掌握在NiosII系統中融入自己所設計IP的技術。
模塊四 SDRAM和DDR2/DDR3課程
SDRAM的發展歷史,L-Bank結構,SDRAM控制器的本地邏輯接口,SDRAM的工作原理,使用FPGA控制SDRAM的算法機模型(控制和數據通道的分離),以及SDRAM的邏輯控制:預充電,刷新,命令,突發,寄存器設置,上電初始化,讀/寫序列等。
采用美光的器件模型,構成完整的訪問控制模塊的編碼和驗證。該課程的目標是:通過學習,學員將能夠獨立的編寫SDRAM和DDR2/DDR3控制器(含DIMM);
能夠理解和使用FPGA中關于DDR器件的專用電路;
能夠使用和分析FPGA廠家提供的相關IP;
能夠了解高速數據傳輸的必要知識(如隨路時鐘,復雜的跨時鐘域處理)。
模塊五 FPGA工程課程
該課程將講解和實踐FPGA從建模到PCB實現的工業過程。具體包括,從需求到FPGA的建模,IO端口電平標準,OCT,FPGA的專用電路,JTAG,如何設計FPGA的配置電路,高速信號的處理,SSN,SI和EMI,PCB的高速電路設計,BGA器件的扇出,文檔編寫。通過練習,學員將完成一個完整的FPGA工程設計,包括硬件,固件和軟件和文檔部分。
硬件部分包括原理圖設計,多層電路板設計和高速電路設計;
固件部分包括HDL建模工程以及對應的驗證工程;
軟件部分包括必要的上位機編碼;文檔部分包括產品使用說明書和產品設計報告和產品測試報告。該課程的目的:學員將能夠參與或完成FPGA工程;能夠提供規范的原理圖,能夠正確的進行PCB設計,能夠編寫完整的文檔,為企業提供具有完整實現能力和再實現能力的現代工程師。
|