班級人數(shù)--熱線:4008699035 手機:15921673576( 微信同號) |
增加互動環(huán)節(jié),
保障培訓效果,堅持小班授課,每個班級的人數(shù)限3到5人,超過限定人數(shù),安排到下一期進行學習。 |
授課地點及時間 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈
開班時間(連續(xù)班/晚班/周末班):2020年3月16日 |
課時 |
◆資深工程師授課
☆注重質(zhì)量
☆邊講邊練
☆若學員成績達到合格及以上水平,將獲得免費推薦工作的機會
★查看實驗設(shè)備詳情,請點擊此處★ |
質(zhì)量以及保障 |
☆
1、如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓班中重聽;
☆ 2、在課程結(jié)束之后,授課老師會留給學員手機和E-mail,免費提供半年的課程技術(shù)支持,以便保證培訓后的繼續(xù)消化;
☆3、合格的學員可享受免費推薦就業(yè)機會。
☆4、合格學員免費頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì)。 |
☆課程大綱☆ |
|
第一講 高速PCB設(shè)計與信號完整性分析
全面闡述國內(nèi)外PCB互連設(shè)計及SI/PI分析技術(shù),宏觀定性掌握后面諸講基本概念。
第二~三四講 打通SPI時域-頻域測量分析
介紹信號時域上升邊及頻域帶寬;介紹PCB互連模型帶寬、測量帶寬、實際元件建模、方塊電阻等概念。
第五、六講 電容/電感與趨膚擠近
掌握PCB電容/電感的定性/定量表述;介電常數(shù)/導磁率。分析自感、互感、凈電感、回路電感、方塊電感;趨膚/擠近與渦流。認識電源/地平面/出砂孔。
第七講 PCB互連的阻抗/速度及建模
介紹PCB互連傳輸線模型、阻抗及時延,剖析過孔引起的地彈噪聲。介紹互連線仿真建模及空間延伸。介紹輸入阻抗、瞬時阻抗、特性阻抗。
第八講 PCB單線網(wǎng)反射退化/電抗退化與對策
介紹高速PCB的TDR阻抗測試技術(shù),典型的TDR應用和測試。分析各種單線網(wǎng)的拓撲設(shè)計、各種單線網(wǎng)模型分析;互連阻抗臺階、感性、容性突變下的多種反射/電抗退化現(xiàn)象。介紹菊花鏈、遠端簇、源端匹配及補償對策等。
第九講 PCB單線網(wǎng)損耗退化/ISI改善技術(shù)
分析PCB趨膚/擠近效應下的導線損耗和介質(zhì)損耗如何造成上升邊損耗退化?分析介質(zhì)損耗與耗散因子的特點,損耗如何吃掉高頻分量?如何影響時序完整性?如何用眼圖分析符號間干擾ISI及抖動?
介紹常見PCB眼圖所反映的信號完整性、時序完整性問題;抖動產(chǎn)生的原因;抖動的分類和分析方法,探討多種預加重及均衡改善技術(shù)。
第十講 PCB多線網(wǎng)間串擾與減小措施
基于互容、互感的PCB傳輸線串擾分析技術(shù),深入研究微帶線、帶狀線的近端、遠端串擾模型及飽和長度。介紹串擾如何形成時序錯位?為什么帶狀線沒有遠端串擾?如何設(shè)計防護線、屏蔽線?介紹如何設(shè)計微帶線和帶狀線以避免串擾?
第十一講 差分對設(shè)計與共模/EMI抑制
介紹流行的PCB差分對設(shè)計口訣。重點介紹差分信號及阻抗/共模信號及阻抗、奇模阻抗/偶模阻抗、差分—共模、奇模—偶模的分解及倍數(shù)關(guān)系。介紹“奇小偶大”、“奇快偶慢”的原理。介紹基于差分對模型的串擾新解。介紹差分對設(shè)計、匹配設(shè)計技術(shù)及性能分析、研究共模抑制及EMI屏蔽問題,介紹雙絞線、電感扼流圈、磁芯磁環(huán)的性能特點。
第十二講 S-參數(shù)與矢網(wǎng)儀VNA測量
S-參數(shù)是刻畫互連新的完備標準。介紹S-參數(shù)仿真和PCB-VNA測量。包括:S-參數(shù)矩陣、返回損耗S11、插入損耗S21與互連透明度、串擾及差分S-參數(shù)。重點討論單線網(wǎng)雙端口的窄帶下沖及差分對S-參數(shù)的測量/仿真與轉(zhuǎn)換技術(shù)。同時,將時域眼圖生成與頻域S-參數(shù)測量做一個一體化對接介紹。
第十三講 電源完整性分析與電源分配網(wǎng)絡(luò)設(shè)計
電源完整性(PI)只是電源網(wǎng)絡(luò)設(shè)計的目標之一。電源分配網(wǎng)絡(luò)(PDN),包含從穩(wěn)壓模塊(VRM)到芯片焊盤;再到裸芯片內(nèi)分配電壓/電流的所有互連。推介PCB電源設(shè)計有效的目標阻抗法(FDTI),重點對去耦電容器的數(shù)量與容量選擇技術(shù)、寄生固有電感/安裝電感/擴散電感的降低技術(shù)進行充分的分析與設(shè)計。
數(shù)模混合設(shè)計重點是電源分配網(wǎng)絡(luò)PDN的設(shè)計;設(shè)計重心在于如何設(shè)計電源/地平面及抑制噪聲。此外,還可以對數(shù)/模的信號網(wǎng)絡(luò)進行有效的隔離和濾波。
第十四講 鏈路信令與時序完整性
信號完整性研究走向與新進展:高速PCB鏈路信令→從通道到鏈路;時序完整性(抖動)→從噪聲到抖動。
給出抖動的表征與分類;討論電源噪聲引起的抖動;闡述抖動與誤碼率(BER)、浴盆曲線等。最后,展開對國內(nèi)信號完整性弱項的思考。
|