![]() |
FPGA系統(tǒng)設(shè)計(jì)初級班培訓(xùn)課程主要幫助學(xué)員盡快掌握 FPGA 的開發(fā)流程和設(shè)計(jì)方法,以工程實(shí)踐為例,循序漸進(jìn)的學(xué)習(xí)FPGA的集成開發(fā)環(huán)境,開發(fā)流程以及硬件電路設(shè)計(jì)等知識。每次課程都配有相關(guān)實(shí)戰(zhàn)訓(xùn)練,每個(gè)實(shí)戰(zhàn)訓(xùn)練題目都可以在FPGA硬件平臺上進(jìn)行下載驗(yàn)證。通過實(shí)戰(zhàn),學(xué)員可以更好的理解消化課堂知識,工程實(shí)踐水平會得到迅速提高。 |
![]() |
培養(yǎng)學(xué)員迅速掌握和使用FPGA數(shù)字系統(tǒng)開發(fā)工具、開發(fā)流程,能夠獨(dú)立進(jìn)行初步的FPGA系統(tǒng)設(shè)計(jì)。經(jīng)過培訓(xùn),學(xué)員可以掌握HDL語言的初步開發(fā)能力,并且解決FPGA產(chǎn)品開發(fā)過程中的常見問題,掌握基于FPGA的設(shè)計(jì)和調(diào)試方法。 |
![]() |
FPGA系統(tǒng)的軟件和硬件開發(fā)工程師;電子類專業(yè)的大學(xué)生和研究生;電子產(chǎn)品設(shè)計(jì)愛好者。 |
![]() |
學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識: |
![]() |
每期人數(shù)限3到5人。 |
![]() |
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈 最近開課時(shí)間(周末班/連續(xù)班/晚班):Xilinx開發(fā)工程師班開課時(shí)間:2020年3月16日 |
![]() |
☆資深工程師授課 ☆注重質(zhì)量 ☆邊講邊練 ☆合格學(xué)員免費(fèi)推薦工作 ☆合格學(xué)員免費(fèi)頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì) 專注高端培訓(xùn)15年,端海提供的證書得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力 得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。 ★實(shí)驗(yàn)設(shè)備請點(diǎn)擊這兒查看★ |
![]() |
◆請咨詢客服。
同時(shí)報(bào)選《FPGA應(yīng)用設(shè)計(jì)高級班》,即享受優(yōu)惠! |
![]() |
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽; |
![]() |
◆【趙老師】 FPGA課程金牌講師,項(xiàng)目經(jīng)驗(yàn)非常豐富,15年FPGA/DSP系統(tǒng)硬件開發(fā)工作經(jīng)驗(yàn)。熟悉整個(gè)EDA設(shè)計(jì)流程,熟練使用Alter、Xinlinx,ModelSim開發(fā)工具,精通Verilog HDL語言和VHDL語言,精通Nios II EDS/SOPC、、IP核、PCI PLX 9054數(shù)據(jù)采集卡等開發(fā)。 ◆【陳老師】 |
![]() |
課程大綱(本教學(xué)方案有兩種語言版本,如果學(xué)員想學(xué)VHDL語言編程,我們可根據(jù)要求調(diào)整) |
第一階段 |
第一階段的課程主要幫助學(xué)員了解FPGA系統(tǒng)設(shè)計(jì)的基礎(chǔ)知識,掌握FPGA最小系統(tǒng)硬件電路設(shè)計(jì)方法,學(xué)會操作ISE軟件來完成FPGA的設(shè)計(jì)和開發(fā)。 |
1.可編程邏輯設(shè)計(jì)技術(shù)簡介 |
1. 實(shí)戰(zhàn)一:在FPGA開發(fā)板上運(yùn)行一個(gè)接口實(shí)驗(yàn)程序-交通燈的設(shè)計(jì)實(shí)現(xiàn),如何控制Red,Green,Yellow燈在南北東西各個(gè)方向的交替運(yùn)作。 |
第二階段 |
熟練掌握硬件描述語言(Verilog HDL)是FPGA工程師的基本要求。通過本節(jié)課程的學(xué)習(xí),學(xué)員可以了解目前最流行的Verilog HDL語言的基本語法,掌握Verilog HDL語言中最常用的基本語法。通過本節(jié)課程學(xué)習(xí),學(xué)員可以設(shè)計(jì)一些簡單的FPGA程序,掌握組合邏輯和時(shí)序邏輯電路的設(shè)計(jì)方法。通過實(shí)戰(zhàn)訓(xùn)練,學(xué)員可以對Verilog HDL語言有更深入的理解和認(rèn)識。 |
1.Verilog
HDL語言簡介 |
1. 實(shí)戰(zhàn)訓(xùn)練二: |
第三階段 |
雖然利用第二階段課程學(xué)到的HDL基本語法可以完成大部分的FPGA功能,但相對復(fù)雜的FPGA系統(tǒng)設(shè)計(jì)中,如果能夠合理的應(yīng)用Verilog HDL的高級語法結(jié)構(gòu),可以達(dá)到事半功倍的效果。通過第三天課程的學(xué)習(xí),學(xué)員可以掌握任務(wù)(TASK),函數(shù)(FUNCTION)和有限狀態(tài)機(jī)(FSM)的設(shè)計(jì)方法,可以更好的掌握FPGA的設(shè)計(jì)技術(shù)。此外,本節(jié)課程還介紹了ISE軟件的兩個(gè)常用的高級工具,可以提高FPGA設(shè)計(jì)和調(diào)試的效率。 |
1.
TASK和FUNCTION語句的應(yīng)用場合 |
1. 實(shí)戰(zhàn)訓(xùn)練五: |
第四階段 |
隨著FPGA芯片的性能和密度不斷提高, 基于FPGA的SOPC系統(tǒng)正在逐漸成熟并且在很多領(lǐng)域得到了應(yīng)用。第四階段課程主要給學(xué)員介紹Xilinx公司基于軟核的SoPC系統(tǒng)設(shè)計(jì)流程和方法。通過硬件開發(fā)板上的SoPC系統(tǒng)設(shè)計(jì)實(shí)驗(yàn),學(xué)員能夠體會SoPC技術(shù)給系統(tǒng)設(shè)計(jì)帶來的靈活性。最后通過FPGA綜合設(shè)計(jì)實(shí)驗(yàn),學(xué)員完成對四天學(xué)習(xí)內(nèi)容的回顧和總結(jié)。 |
1.
基于FPGA系統(tǒng)組成原理和典型方案 |
1. 實(shí)戰(zhàn)訓(xùn)練九: 訓(xùn)練課題:“存儲器讀寫測試” 實(shí)驗(yàn)要點(diǎn): 2.1 FPGA調(diào)試方法 2.2 FPGA軟件開發(fā)流程 2. 實(shí)戰(zhàn)訓(xùn)練十: 訓(xùn)練課題:“FPGA綜合設(shè)計(jì)實(shí)驗(yàn)” 訓(xùn)練內(nèi)容: 針對一個(gè)綜合性實(shí)驗(yàn)題目,學(xué)員獨(dú)立完成需求分析,結(jié)構(gòu)設(shè)計(jì),代碼設(shè)計(jì),仿真驗(yàn)證和程序下載固化。 實(shí)驗(yàn)要點(diǎn): |
第五階段 |
1.實(shí)戰(zhàn)訓(xùn)練十一: 訓(xùn)練課題:“數(shù)碼管進(jìn)位與刷新綜合設(shè)計(jì)實(shí)驗(yàn)” 步驟一、詳細(xì)一個(gè)鋪墊性實(shí)驗(yàn),通過它講解數(shù)碼管各種進(jìn)位的方法,與進(jìn)位代碼的編寫,其中注意: a.數(shù)碼管整體刷新和數(shù)碼管動態(tài)掃描顯示的區(qū)別和聯(lián)系,怎樣編寫代碼 b.編程中注意FPGA的精髓:并行運(yùn)行 c.注意在傳遞數(shù)據(jù)的過程中,采用什么方法比較好 步驟二、學(xué)員自己編寫一個(gè)數(shù)字時(shí)鐘程序 a.訓(xùn)練學(xué)員舉一反三的能力 b.注意一些特殊用法 步驟三、總結(jié)學(xué)員的出錯(cuò)原因,給出解決方法 2.實(shí)戰(zhàn)訓(xùn)練十二: 訓(xùn)練課題:“蜂鳴器怎樣演奏音樂,怎樣演奏梁祝的曲子” 步驟一、詳細(xì)一個(gè)鋪墊性實(shí)驗(yàn),通過它講解怎樣通過分頻來實(shí)現(xiàn)音階和音調(diào),其中注意: a.狀態(tài)機(jī)的高級用法 b.怎樣分頻 c.注意在傳遞數(shù)據(jù)的過程中,采用什么方法比較好 步驟二、學(xué)員自己編寫一個(gè)數(shù)字時(shí)鐘程序 a.訓(xùn)練學(xué)員舉一反三的能力 b.注意一些特殊用法 步驟三、總結(jié)學(xué)員的出錯(cuò)原因,給出解決方法 3.實(shí)戰(zhàn)訓(xùn)練十三: 1. 內(nèi)容的回顧與難點(diǎn)消化,解疑答惑 2.編程中舉一反三和融匯貫通訓(xùn)練 3. FPGA的程序固化方法 |
第六階段 Modelsim 仿真 |
1、Testbench 編寫 2、Modelsim環(huán)境 3、Modelsim仿真流程 4、Modlesim仿真工程和軟件使用。 5、Modelsim案例 6、Modelsim仿真實(shí)戰(zhàn)訓(xùn)練 |
第七階段 |
知識詳解: 1.字符型液晶顯示原理 2.圖形液晶顯示原理 3.液晶顯示原理詳解 4.I2C協(xié)議原理與編程 |
1. 實(shí)戰(zhàn)訓(xùn)練十四: 訓(xùn)練課題:1602字符型液晶顯示實(shí)驗(yàn) 訓(xùn)練內(nèi)容: 通過實(shí)驗(yàn)充分理解字符型液晶的顯示原理,是怎樣通過代碼體現(xiàn)的,針對一個(gè)綜合性實(shí)驗(yàn)題目,學(xué)員獨(dú)立完成需求分析,結(jié)構(gòu)設(shè)計(jì),代碼設(shè)計(jì),仿真。 2. 實(shí)戰(zhàn)訓(xùn)練十五: 訓(xùn)練課題:“128x64圖形液晶顯示實(shí)驗(yàn)” 訓(xùn)練內(nèi)容: 通過實(shí)驗(yàn)充分理解字圖形液晶的顯示原理,是怎樣通過代碼體現(xiàn)的針對一個(gè)綜合性實(shí)驗(yàn)題目,學(xué)員獨(dú)立完成需求分析,結(jié)構(gòu)設(shè)計(jì),代碼設(shè)計(jì),仿真。 3. 實(shí)戰(zhàn)訓(xùn)練十六: 訓(xùn)練課題:“I2C讀寫EEPROM實(shí)驗(yàn)” 訓(xùn)練內(nèi)容: 通過實(shí)驗(yàn)充分理解I2C協(xié)議原理,用I2C協(xié)議實(shí)現(xiàn)對EEPROM的讀寫操作,演示是怎樣通過代碼體現(xiàn)的針對一個(gè)綜合性實(shí)驗(yàn)題目,學(xué)員獨(dú)立完成需求分析,結(jié)構(gòu)設(shè)計(jì),代碼設(shè)計(jì),仿真。 |